微信
投稿

Intel公开三项全新封装技术:灵活、高能集成多芯片

2019-07-11 09:03 来源:快科技 作者:

在本周旧金山举办的SEMICONWest大会上,Intel介绍了三项全新的先进芯片封装技术,并推出了一系列全新基础工具,包括EMIB、Foveros技术相结合的创新应用,新的全方位互连(ODI)技术等。

作为芯片制造过程的最后一步,封装在电子供应链中看似不起眼,却一直发挥着极为关键的作用。作为处理器和主板之间的物理接口,封装为芯片的电信号和电源提供着陆,尤其随着行业的进步和变化,先进封装的作用越来越凸显。

另一方面,半导体工艺和芯片架构的日益复杂,传统SoC二维单芯片思路已经逐渐行不通,chiplet多个小芯片封装成为大势所趋。

Intel正是利用先进技术,将芯片和小芯片封装在一起,达到SoC的性能,而异构集成技术提供了灵活性,能够混搭各种IP和工艺、不同的内存和I/O单元,Intel的垂直集成结构在异构集成时代尤其独具优势。

Intel此次公布的三项全新封装技术分别是:

一、Co-EMIB

利用利用高密度的互连技术,将EMIB(嵌入式多芯片互连桥接)2D封装和Foveros3D封装技术结合在一起,实现高带宽、低功耗,以及相当有竞争力的I/O密度。

Co-EMIB能连接更高的计算性能和能力,让两个或多个Foveros元件互连从而基本达到SoC性能,还能以非常高的带宽和非常低的功耗连接模拟器、内存和其他模块。

Foveros3D封装是Intel在今年初的CES上提出的全新技术,为CPU处理器引入3D堆叠设计,可以实现芯片上堆叠芯片,而且能整合不同工艺、结构、用途的芯片,相关产品将从2019年下半年开始陆续推出。

二、ODI

ODI全程Omni-DirectionalInterconnect,也就是全方位互连技术,为封装中小芯片之间的全方位互连通信提供了更大的灵活性。

ODI封装架构中,顶部的芯片可以像EMIB下一样,与其他小芯片进行水平通信,还可以像Foveros下一样,通过硅通孔(TSV)与下面的底部裸片进行垂直通信。

ODI利用更大的垂直通孔,直接从封装基板向顶部裸片供电,比传统硅通孔更大、电阻更低,因而可提供更稳定的电力传输,同时通过堆叠实现更高的带宽和更低的时延。

此外,这种方法减少了基底芯片所需的硅通孔数量,为有源晶体管释放更多的面积,并优化了裸片的尺寸。

三、MDIO

基于高级接口总线(AIB)物理层互连技术,Intel发布了这种名为MDIO的全新裸片间接口技术。

MDIO技术支持对小芯片IP模块库的模块化系统设计,能效更高,响应速度和带宽密度可以是AIB技术的两倍以上。

Intel强调,这些全新封装技术将与Intel的制程工艺相结合,成为芯片架构师的创意调色板,自由设计创新产品。

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

精彩评论

暂无评论...
验证码 换一张
取 消

热门作者

东方

简介: 天马行空的文字之旅。

邮箱: liutingting03@hczyw.com

简介: 保持期待,奔赴山海。

邮箱: zhuangjiaxin@hczyw.com

松月

简介: 脚踏实地,仰望星空。

邮箱: wuxiaqing@hczyw.com

合作咨询:15889679808               媒体咨询:13650668942

广州地址: 广州市越秀区东风东路745号紫园商务大厦19楼

深圳地址: 广东省深圳市龙华区五和大道星河WORDC座5F506

北京地址: 北京市朝阳区小关东里10号院润宇大厦2层

慧聪电子网微信公众号
慧聪电子网微信视频号

Copyright?2000-2020 hczyw.com. All Rights Reserved
慧聪电子网    粤ICP备2021157007号